EGo1用户手册¶

EGo1用户手册¶

11 模拟电压输入¶

Xilinx 7系列的FPGA芯片内部集成了两个12bit位宽、采样率为1MSPS的ADC,拥有多达17个外部模拟信号输入通道,为用户的设计提供了通用的、高精度的模拟输入接口。

下图是XADC模块的框图:

XADC模块有一专用的支持差分输入的模拟通道输入引脚(VP/VN),另外还最多有16个辅助的模拟通道输入引脚(ADxP和ADxN,x为0到15)。

XADC模块也包括一定数量的片上传感器用来测量片上的供电电压和芯片温度,这些测量转换数据存储在一个叫状态寄存器(status registers)的专用寄存器内,可由FPGA内部叫动态配置端口(Dynamic Reconfiguration Port (DRP))的16位的同步读写端口访问。 ADC转换数据也可以由JTAG TAP访问,这种情况下并不需要去直接例化XADC模块,因为这是一个已经存在于FPGA JTAG结构的专用接口。此时因为没有在设计中直接例化XADC模块,XADC模块就工作在一种预先定义好的模式叫缺省模式,缺省模式下XADC模块专用于监视芯片上的供电电压和芯片温度。

XADC模块的操作模式是由用户通过DRP或JTAG接口写控制寄存器来选择的,控制寄存器的初始值有可能在设计中例化XADC模块时的块属性(block attributes)指定。模式选择是由控制寄存器41H的SEQ3到SEQ0比特决定,具体如下图示:

XADC模块的使用方法,一是直接用FPGA JTAG专用接口访问,这时XADC模块工作在缺省模式;二是在设计中例化XADC模块,这是可以通过FPGA逻辑或ZYNQ器件的PS到ADC模块的专用接口访问。(详细请参考XADC用户手册ug480_7Series_XADC.pdf)

EGo1通过电位器(W1)向FPGA提供模拟电压输入,输入的模拟电压随着电位器的旋转在0 ~ 1V之间变化。输入的模拟信号与FPGA的C12引脚相连,最终通过通道1输入到内部ADC。

🎀 相关推荐

普贤菩萨道场的具体位置在哪里 如何找到普贤菩萨道场的地址
手机存在风险怎么修复
365名品汇推荐码多少

手机存在风险怎么修复

📅 07-11 👀 9336
Windows 10中隐藏分区、取消分区,看这个就够了!
365bet足球实时动画

Windows 10中隐藏分区、取消分区,看这个就够了!

📅 07-19 👀 1645